Ci-dessous, les différences entre deux révisions de la page.
| Prochaine révision | Révision précédente | ||
| sciences:electronique:eda:kicad:introduction [2017/12/04 11:05] – créée yoann | sciences:electronique:eda:kicad:introduction [2021/02/01 21:51] (Version actuelle) – modification externe 127.0.0.1 | ||
|---|---|---|---|
| Ligne 2: | Ligne 2: | ||
| ====== Kicad ====== | ====== Kicad ====== | ||
| + | |||
| ===== Généralités ===== | ===== Généralités ===== | ||
| - | * On ajoute des composants avec la touche a (Add) | + | ===== Éditeur de schéma ===== |
| - | * Pour pivoter r (rotate) | + | |
| - | * move m | + | |
| - | * editer e ou valeur v | + | |
| - | * On relie via la touche w (Wire) | + | |
| - | Une fois les composants placés et le routage fait, on procédé au test électrique | + | La liste des raccourcis claviers est disponible en pressant la touche < |
| - | ERC: electrical rule check: on connecte | + | * On ajoute |
| + | * Pour pivoter < | ||
| + | * move < | ||
| + | * Editer < | ||
| + | * On relie via la touche < | ||
| - | pour eviter | + | Pour éviter |
| + | * Les globaux disponibles dans toutes les feuilles | ||
| - | Pour que le test fonctionne il faut placer les flag PWR_FLAG | + | Une fois les composants placés et le routage fait, on procédé au test électrique: |
| - | Si une broche n'est pas connectée, utiliser le bouton croix et sélectionner la broche | + | |
| - | add (a) power PWR_FLAG | + | |
| + | < | ||
| + | Pour que le test ERC fonctionne: | ||
| + | * Sur les alimentations et la masse, placer les flags **PWR_FLAG**. | ||
| + | * Si une broche n'est pas connectée volontairement, | ||
| + | </ | ||
| + | |||
| + | Une fois le test électrique valide, on génère la netlist à destination de l' | ||
| + | * SPICE pour la simulation | ||
| + | * PCBnew pour la création du typon | ||
| + | |||
| + | Pour chaque élément de la netlist, il faut associer une empreinte de composant. Cette empreinte sera utilisée pour la creation du PCB | ||
| BOM list of material | BOM list of material | ||
| - | découplage 100 nF reserve | + | découplage 100 nF réserve |
| + | |||
| + | Dans la barre on suit de gauche a droite après ERC on fait le routage | ||
| + | le bouton cvpcb ouvre une fenêtre permettant d' | ||
| + | |||
| + | Les étapes logiques sont résumées dans l' | ||
| - | Dasn la barre on suit de gauche a droite apres ERC on fait le routage | ||
| - | le bouton cvpcb ouvreune fenetre permettant d' | ||
| - | Les etapes logiques sont résumées dans l' | + | Faire le contour |
| - | Faire le contour de carte: definit les contraintes mécaniques. | + | A propos du placement |
| - | Placement | + | * Connecteurs |
| + | * Placement avant le routage, composants analogiques ou numériques, | ||
| + | * Composants sensibles loin des composants sales avec des capacités de découplage | ||
| - | placement avant le routage, composants analogiqeus ou numeriques, moteurs | ||
| - | sale pres de l' | ||
| - | composants sensibles loin des composants sales avec des cpaictes de decouplages | ||
| CEM: compatibilité electro-magnetique | CEM: compatibilité electro-magnetique | ||
| Ligne 47: | Ligne 61: | ||
| </ | </ | ||
| - | Une fois le placement fait, on verifie | + | Une fois le placement fait, on vérifie |
| Menu -> règles de conception | Menu -> règles de conception | ||
| - | norme et regles | + | norme et règles |
| - | eviter | + | éviter |
| - | le fichier gerber est a fournir au sous traitant pour la creation | + | le fichier gerber est à fournir au sous traitant pour la création |
| Exemple de pcb-pool | Exemple de pcb-pool | ||