Ceci est une ancienne révision du document !
Une fois les composants placés et le routage fait, on procédé au test électrique
ERC: electrical rule check: on connecte des signaux 3, 5 V sur les cables d'alim pour faire les test sur le circuit
pour eviter les plats de spaggeti creer des labels, le label designe un signal bouton “placer un label global”
Pour que le test fonctionne il faut placer les flag PWR_FLAG Si une broche n'est pas connectée, utiliser le bouton croix et sélectionner la broche pour
add (a) power PWR_FLAG
BOM list of material
découplage 100 nF reserve pour le composant
Dasn la barre on suit de gauche a droite apres ERC on fait le routage le bouton cvpcb ouvreune fenetre permettant d'associer au composant logique du schema un composant physique existatn pour définir la BOM
Les etapes logiques sont résumées dans l'ordre des bouton de la barre d'outil
Faire le contour de carte: definit les contraintes mécaniques. Placement des composants: connecteurs en bord de carte, interfaces utilisateur: bouton et leds
placement avant le routage, composants analogiqeus ou numeriques, moteurs sale pres de l'alimentation, moteurs bobines composants sensibles loin des composants sales avec des cpaictes de decouplages CEM: compatibilité electro-magnetique
plan de masse plaque de cuivre des masse, permet au composants de disposer d'une évacuation des charges électriques de façon homogène.
Une fois le placement fait, on verifie les regles de comception Menu → règles de conception norme et regles en fonction des signaux et
eviter les routes avec angle a 90 car piege a acide lors de la conception risque de rupture de la continuité lié a la technilogie de conception bain d'acide.
le fichier gerber est a fournir au sous traitant pour la creation de la carte.
Exemple de pcb-pool